-
概述: 总结一些使用QuartusII软件的小经验,有些技巧性的东西很久不用或者不是经常用到很容易就忘掉,等到用到再到处查找确实费时费力。 1、使用PinPlanner观察Pad Altera的引
-
在Quartus II下进行编译和仿真的时候,会出现一堆warning,有的可以忽略,有的却需要注意,虽然按F1可以了解关于该警告的帮助,但有时候帮助解释的仍然不清楚,大家群策群力,把自己知道和了解的一些关于警告的问题都说出来讨论一下,免得后来的人走弯路. 下面是我收集整理的一些,有些是自己的经验,有些是网友的,希望能给大家
-
FPGA 设计的基本原则 面积与速度折衷原则 面积和速度是 ASIC 芯片设计中一对相互制约、影响成本和性能的指标,贯穿 FPGA 设计的始终。在 FPGA 设计中,面积是指一个设计消耗的 FPGA 内部逻辑资源的数量,可以用消耗的触发器和查找表的个数或者是等
-
异步复位 vs. 同步复位: 1. 通常情况下(已知复位信号与时钟的关系),最大的缺点在于异步复位导致设计变成了异步时序电路,如果复位信号出现毛刺,将会导致触发器的误动作,影响设计的稳定性。 2. 同时,如果复位信号与时钟关系不确定,将会导致 亚稳态 情况的出现
按照发布时间排序