登录站点

用户名

密码

按照发布时间排序
  • 1
    基于WiMax及其派生标准的新兴宽带无线协议需要越来越高的吞吐量和数据速率。这些协议提出的快速芯片速率和数字射频处理可以在使用 FPGA 方案的硬件上得到最佳的实现。    FPGA 非常适合作为高性能、高性价比的解决方案来实现这些物理层协议中的数字功能,因为它们包括以下丰富的资源:   1.DSP
  • 1

    精简的FPGA编程电路

    引言        原文位置便携式、小型的仪表和设备是一个非常重要的应用领域,在未来一段时间内会有比较大的市场。而 FPGA 等现场可编程器件也是正在兴起与普及的一种器件,把FPGA更好地运用到上述仪表和设备中,可以减少这些仪器、设备的开发周期,大幅度提升这些仪器的性能,减少总成本
  • 1

    Stratix II FPGA系统电源设计

    引言    Stratix II是ALTERA公司生产的一款 高性能 FPGA 器件 。它采用TSMC的90 nm低k绝缘 工艺 技术生产,等价 逻辑 单元 (LE)高达180 k, 嵌入式 存储器 容量 达到9MB。该器件不但具有极高的性能和密度,而且还针对器件总功率进行了优化,
  • 1

    CPU控制数字锁相环频率合成系统FPGA实现

    1 引言 数字锁相环频率合成器已经广泛的运用在军事和民用无线通信领域,而用CPU控制的可编程大规模数字锁相环频率合成器则是其中的关键技术。当前,可编程逻辑电路在数字系统设计中飞速发展,很多中规模,甚至大规模的数字系统已经可以通过可编程逻辑电路来实现单片集成,即用一个芯片完成整个数字系统的设计。因此
  • 1

    基于FPGA的QPSK信号源的设计与实现

    前言   调相脉冲信号可以获得较大的压缩比,它作为一种常用的脉冲压缩信号,在现代雷达及通信系统中获得了广泛应用。随着近年来软件无线电技术和电子技术的发展,DDS(直接数字频率合成)用于实现信号产生的应用越来越广。DDS技术从相位的概念出发进行频率合成,它采用数字采样存储技术,可以产生点频、线性调频、
  • 1

    在FPGA中基于信元的FIFO设计方法

    设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件成本。此时,需要进行自行FIFO设计。本文提供了一种基于信元的FIFO设计方法以供设计者在适当的时候选用。这种方法也适合于不定长包的处理。  &
  • 1
    分享

    数字中频与FPGA

    Kerwin 2010-01-14 11:06

    数字中频与FPGA

    所谓中频,顾名思义,是指一种中间频率的信号形式。中频是相对于基带信号和射频信号来讲的,中频可以有一级或多级,它是基带和射频之间过渡的桥梁。          如图1所示,中频部分用数字方式来实现就称之为数字中频。数字中频技术通常包括上下变频(DUC/DDC)、波峰因
  • 1

    全局复位及局部复位设计

    随着FPGA设计越来越复杂,芯片内部的时钟域也越来越多,使全局复位已不能够适应FPGA设计的需求,更多的设计趋向于使用局部的复位。本节将会从FPGA内部复位“树”的结构来分析复位的结构。   我们的复位线将会是一个和时钟一样多扇出的网络,如此多的扇出,时钟信号是采用全局时钟网络的,那么复位如何处理?有
  • 1

    FPGA 设计的四种常用思想与技巧

    FPGA 设计的四种常用思想与技巧 FPGA/CPLD 的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法。希望本文能引起工程师们的注意,如果能有意识地利用这些原则指导日后的设计工作,将取得事半功倍的效果
  • 1

    提高同步系统的运行速度【转】

    提高同步系统的运行速度   同步电路的速度是指同步时钟的速度。同步时钟愈快,电路处理数据的时间间隔越短,电路在单位时间处理的数据量就愈大。 我们先来看一看同步电路中数据传递的一个基本模型:如下图 图1 (Tco是触发器时钟到数据输出的延时;Tdelay是组合逻辑的延时;